OpenCores

OpenCores

OpenCores — свободное сообщество людей, интересующихся разработкой цифрового открытого аппаратного обеспечения при помощи автоматизированных средств проектирования электронных компонентов, с подобным же отношением к движению свободного программного обеспечения.

Компоненты изготовленные по инициативе OpenCores используют несколько разных лицензий на программное обеспечение, но наиболее часто это GNU LGPL, которая устанавливает, что любые изменения компонентов должны быть доступны для сообщества, при этом вы можете использовать их одновременно с проприетарными компонентами.

Библиотека будет состоять из конструктивных элементов процессоров, контроллеров памяти, периферийного оборудования, материнских плат и других компонентов. Появляющиеся производители полупроводников могут свободно пользоваться информацией и проектами в соответствии с их лицензиями.

В настоящее время акцент делается на цифровые модули называемые «cores» (ядра), также широко известные как IP Cores. Компоненты используются для создания как обычных интегральных микросхем (ASIC), так и для ПЛИС.

Проекты ядер выполнены на языках описания аппаратуры Verilog, VHDL и SystemC, которые могут быть синтезированы также для кремния или матричного кристалла.

Проект ставит своей целью использовать общедоступную открытую системную шину Wishbone и поэтому большинство компонентов адаптированы для работы с ней.

Множество компонентов созданных участниками OpenCores включает в себя:

См. также

Ссылки


Wikimedia Foundation. 2010.

Игры ⚽ Нужно сделать НИР?

Полезное


Смотреть что такое "OpenCores" в других словарях:

  • OpenCores — is the world s largest[citation needed] open source hardware community developing digital open source hardware through electronic design automation, with a similar ethos to the free software movement. OpenCores hopes to eliminate redundant design …   Wikipedia

  • OpenRISC — is the original flagship project of the OpenCores community. This project aims to develop a series of general purpose open source RISC CPU architectures. The first (and currently only) architectural description is for the OpenRISC 1000,… …   Wikipedia

  • Wishbone (computer bus) — The Wishbone Bus is an open source hardware computer bus intended to let the parts of an integrated circuit communicate with each other. The aim is to allow the connection of differing cores to each other inside of a chip. The Wishbone Bus is… …   Wikipedia

  • OpenRISC — est le projet phare originel de la communauté OpenCores (en). Il a pour but de développer une série d architectures CPU RISC open source à usage général. La première (et jusqu à maintenant l unique) description d architecture publiée est… …   Wikipédia en Français

  • Zilog Z80 — One of the first Z80 microprocessors manufactured; the date stamp is from June 1976. Produced 1976 Common manufacturer(s) Zilog …   Wikipedia

  • Open source hardware — refers to computer and electronic hardware that is designed in the same fashion as free and open source software. Open source hardware is part of the open source culture that takes the open source ideas to fields other than software. An example… …   Wikipedia

  • Semiconductor intellectual property core — In electronic design a semiconductor intellectual property core, IP block, IP core, or logic core is a reusable unit of logic, cell, or chip layout design and is also the intellectual property of one party. IP cores may be licensed to another… …   Wikipedia

  • OpenRISC 1200 — Free software portal …   Wikipedia

  • Hardware libre — |añoacceso=2009 |autor= |enlaceautor= |idioma= }}</ref>]] Hardware libre de Bug Labs.[1] …   Wikipedia Español

  • Open-source hardware — RepRap general purpose 3D printer that not only could be used to make structures and functional components for open design projects but is an open source project itself. RepRap is also being designed with the ability to make copies of itself …   Wikipedia


Поделиться ссылкой на выделенное

Прямая ссылка:
Нажмите правой клавишей мыши и выберите «Копировать ссылку»